Рекомендуемые тестеры Keysight
Тестируемое Скорость Примеры Типовые Для разработки и Для производства
устройство передачи применения требования тестирования на
соответствие стандартам
Высокоскоростные приёмники < 32 Гбит/с QPI, HT, PCI Express, SATA, Скорость передачи < 10-16 Гбит/с, J-BERT M8020A*, Нет
сигналов последовательных SAS, USB3, TBT, DP, калиброванный джиттер, генерация J-BERT N4903B,
компьютерных шин и MIPI D-PHY/ M-PHY, тактового сигнала с распределенным J-BERT M8030A**
объединительных плат HDMI, MHL, UHS II, SMI спектром (SSC), межсимвольных
помех и синусоидальных помех,
восстановление тактового сигнала,
задание последовательностей
кодовых комбинаций
Объединительные платы, >10 Гбит/с 100 Gbase-KR4/-CR4, CEI, IB, Скорость передачи более 10 Гбит/с, J-BERT M8020A, M8061A, Нет
устройства SerDes, AOC, до 28 Гбит/с TBT, CAUI, CAUI 2/4, коррекция предыскажений, N4960A, N4965A,
повторители 10 Gbase-KR перекрестные помехи, псевдослучайные J-BERT N4903B, N4877A
двоичные последовательности
Оптические приёмо- > 25 Гбит/с 40G/100GbE, Скорость передачи > 16 Гбит/с, N4960A, N4967A N4960A, N4967A
передатчики и субкомпоненты: 32 G FC, CFP 2/4 чистые сигналы, псевдослучайные J-BERT M8020A/N4903B
от 0,6 до 44 Гбит/с двоичные последовательности + M8061A/N4877A
10 Гбит/с 10 G/40 GbE, PON, Скорость передачи от 3 до 15 Гбит/с, J-BERT M8020A*, N2101B,
OTN, 8 G/16G FC, псевдослучайные двоичные J-BERT N4903B, N4917A N4906B-012,
QSFP, SFP+, QFP последовательности для тестирования ParBERT** N4962A
оптической нагрузки и чувствительности,
структурированные последовательности
импульсов
< 4 Гбит/с GbE, XFP, PON, Скорость передачи < 3,5 Гбит/с, N4906B-003, N5980A
1 G/2G/4 G FC быстрая синхронизация битов, ParBERT 3.3G ParBERT
псевдослучайные двоичные
последовательности или
структурированные последовательности
импульсов
* До 4 линий
** Для нескольких линий
12
Тестеры коэффициента битовых ошибок (BERT)
Технические решения для тестирования коэффициента битовых ошибок (BERT)
Keysight | Контрольно-измерительные решения 2016 - Каталог
340
Решения для тестирования коэффициента
битовых ошибок (BERT)
Компания Keysight Technologies предлагает широкий выбор технических
решений для тестирования коэффициента битовых ошибок - от
доступных решений для тестирования в процессе производства до
высокопроизводительных приборов для определения характеристик
устройств и тестирования на соответствие требованиям стандартов
при скоростях передачи данных до 32 Гбит/с.
Решения компании Keysight для тестирования коэффициента битовых
ошибок обеспечивают высокую точность и эффективность
верификации, определения характеристик, а также производственных
испытаний и тестирования на соответствие требованиям стандартов
высокоскоростных коммуникационных портов современных
специализированных интегральных схем, компонентов, модулей и
линейных плат в процессе разработки и производства
полупроводниковых устройств, компьютеров, мобильных
компьютерных устройств, систем хранения данных и средств связи.
В спектр продукции компании Keysight входит четыре семейства
тестеров коэффициента битовых ошибок (BERT), которые позволяют
работать с различными скоростями передачи данных, а также
специализированные приборы для воздействия на тестируемое
устройство и анализа отклика. Тестеры коэффициента битовых ошибок
позволяют решать важнейшие измерительные задачи при разработке
следующего поколения устройств с гигабитными интерфейсами.
Тестеры коэффициента битовых ошибок используются для
тестирования и определения характеристик самых различных
высокоскоростных цифровых интерфейсов:
QPI, FB-DIMM, Hypertransport, Express®, SATA,/SAS USB, Thunderbolt,
DisplayPort, HDMI, MHL, MIPI, UHS-II, Fibre Channel, XAUI/10Gb Ethernet,
CAUI/100GbE, CEI и другие объединительные платы, модули XFI/XFP/
SFP+/CFP, OTN и PON-OLT, устройства параллельно-последовательного/
последовательно-параллельного преобразования (SerDes), цифро-
аналоговые и аналого-цифровые преобразователи и др.
12
Keysight | Контрольно-измерительные решения 2016 - Каталог
Тестеры коэффициента битовых ошибок (BERT)
Высокопроизводительный J-BERT M8020A
341
Скорости передачи данных до 8,5/16 Гбит/с для генератора
кодовых последовательностей и детектора ошибок; возможность
увеличения до 32 Гбит/с при использовании с мультиплексором
M8061A
От 1 до 4 каналов BERT со скоростями передачи данных 16 Гбит/с
в 5-слотовом шасси в формате AXIe
Встроенные калиброванные источники джиттера: случайный джиттер
(RJ), одно- или двухтональный периодический джиттер (PJ1 и PJ2),
синусоидальный джиттер (SJ), ограниченный некоррелированный
джиттер (BUJ), джиттер тактового сигнала половинной частоты
(clk/2), тактовый сигнал с распределенным спектром (SSC),
синусоидальные помехи
Встроенная схема положительной и отрицательной коррекции
предыскажений на основе КИХ-фильтра с 8 коэффициентами, до 20 дБ
Интерактивная система обучения и контроля состояния канала
(LTSSM) для PCI Express
Встроенная схема восстановления тактового сигнала и коррекция
последовательных данных
Автоматизированная калибровка на месте эксплуатации
Возможность модернизации модулей и опций
Кодовая последовательность
ПСДП (PRBS): 2
n
-1, n = 7,10, 11 15, 23, 23p, 31
Глубина памяти: 2 Гбит на канал
Секвенсор: 3 уровня циклов со счётчиком числа повторений,
1 бесконечный цикл
Интерактивная система обучения и контроля состояния канала
(LTSSM) для PCIe
Тестирование на устойчивость к джиттеру
Калиброванные источники джиттера: низкочастотный джиттер
до 5 МГц (до 1000 UI), высокочастотный джиттер до 1 UI с частотой
500 МГц (RJ, PJ1, PJ2, BUJ, sRJ), джиттер тактового сигнала
половинной частоты (clk/2): ±20 пс
Тактовый сигнал с распределенным спектром (SSC): ±5000 х 10
-6
Межсимвольная интерференция (ISI): 8 каналов ISI (см. M8048A)
Встроенные помехи: в синфазном режиме - до 400 мВ;
в дифференциальном режиме - до 30% от амплитуды выходного
сигнала
Автоматическое тестирование устойчивости к джиттеру
Анализатор
Входы данных; от 1 до 4 (опция 0A2 при заказе второго канала для
модуля M8041/51A)
Встроенная схема восстановления тактового сигнала: настраиваемая
ширина полосы пропускания петли системы ФАПЧ до 20 МГц
Чувствительность: 50 мВ
Непрерывная линейная коррекция (CTLE): да
Соединители: 3,5 мм (розетка)
Высокопроизводительный J-BERT M8020A позволяет быстро и точно
определять параметры приёмников устройств, использующих одну
или несколько линий и работающих на скоростях передачи данных до
16 или 32 Гбит/с.
За счёт высочайшей степени интеграции J-BERT M8020A упрощает
создание испытательной системы. Кроме того, автоматизированная
калибровка схем формирования сигналов прямо на месте эксплуатации
обеспечивает точные и стабильные результаты измерений.
Благодаря интерактивной тренировке канала связи J-BERT M8020A
может вести себя как партнёр канала связи тестируемого устройства,
что позволяет ускорить отладку разрабатываемых устройств.
Области применения
Разработка и тестирование интегральных схем, устройств, плат и
систем с последовательными портами вводаывода, обеспечивающими
скорости передачи данных до 16 Гбит/с или 32 Гбит/с, для которых
необходимо определять параметры и проверять их на соответствие
требованиям стандартов. J-BERT M8020A может использоваться для
тестирования на соответствие требованиям популярных стандартов
последовательных шин, таких как: PCI Express
®
, USB, MIPI
®
M-PHY
®
,
SATA/SAS, DisplayPort, SD UHS-II, Fibre Channel, управляющие шины
и шины памяти, объединительные платы, повторители, активные
оптические кабели, Thunderbolt, 10 GbE, 100GbE (оптические и
электрические), SFP+, приёмопередатчики CFP2/4, CEI.
Технические характеристики
Для рабочего диапазона 32 Гбит/с: см. M8061A
Для рабочего диапазона до 16 Гбит/с: M8041A, M8051A
Генератор кодовых последовательностей
Рабочий диапазон: от 150 МГц до 8,5 ГГц (опция G08 или C08),
от 150 МГц до 16,2 ГГц (опция G16 или C16); для расширения
до 32,4 Гбит/с: используйте дополнительно M8061A
Выходы данных: 1 или 4 для 16 Гбит/с (опция 0G2 для второго
канала генератора кодовых последовательностей в модуле
M8041/51A)
Амплитуда выходного сигнала: от 50 мВ до 1,2 В(размах)
(несимметричный)
Время нарастания сигнала: от 12 пс (тип.) (от 20 до 80%)
Положительная и отрицательная коррекция предыскажений на
основе КИХ-фильтра, имеющего 8 коэффициентов (опция 0G4)
Уровень собственного джиттера: 8 пс (размах) (тип.)
Соединители: 3,5 мм (розетка)
Дополнительные выходы: выход сигнала запуска, выход тактового
сигнала, управляющий выход, системный выход
Высокопроизводительный J-BERT M8020A с 4 каналами
M8020A
Информация для заказа
M8020A-BU1 J-BERT в 5-слотовом шасси в формате AXIe со встроенным
контроллером
M8020A BU2 J-BERT в 5-слотовом шасси в формате AXIe
M8041A* 2-канальный BERT, вход тактового сигнала, скорость передачи
данных 16 Гбит/с, 3-слотовый модуль в формате AXIe
M8051A 2-канальный BERT, скорость передачи данных 16 Гбит/с,
2-слотовый модуль в формате AXIe
M8061A Мультиплексор 2:1, коррекция предыскажений, скорость
передачи данных 32 Гбит/с
M8070A Системное программное обеспечение для серии M8000
* доступные опции для M8041A:
8,5/16 Гбит/с, только генератор, 2-канальный генератор/анализатор, коррекция
предыскажений, источники джиттера, источники помех, умножитель частоты
опорного тактового сигнала, анализа SER/FER, подготовка линии (link training),
непрерывная линейная коррекция (CTLE), межсимвольная интерференция (ISI)
N5990A-501 Тесты частотной коррекции каналов PCIe (тесты приёмников)
N5990A-018 Апгрейд до последней версии нормативных требований,
касающихся испытаний на соответствие стандарту MIPI M-PHY, и
поддержки J-BERT M8020A
N5990A-302 Набор обучающих последовательностей каналов USB 3.0, 3.1
для J-BERT M8020A и N4903B (только для USB 3.0)
N5990A-303 Набор обучающих последовательностей каналов SATA
для J-BERT M8020A и N4903B
N5990A-365 Генератор тестовых последовательностей кадров протокола
MIPI M-PHY для J-BERT M8020A и N4903B, а также ParBERT со
скоростью передачи данных 7 или 13,5 Гбит
N5990A-155 Тесты приёмников интерфейса DisplayPort для J-BERT M8020A и
N4903B, а также ParBERT со скоростью передачи данных 7 Гбит
N5990A-165 Тесты приёмников интерфейса MIPI M-PHY для J-BERT M8020A
и N4903B
Опции программной платформы для автоматизации
испытаний (Test Automation Software Platform)
N5990A, поддерживаемые J-BERT M8020A
12
Тестеры коэффициента битовых ошибок (BERT)
Многоканальный BERT M8030A
Keysight | Контрольно-измерительные решения 2016 - Каталог
342
M8030A Скорости передачи данных до 8,5 Гбит/с и 16 Гбит/с
До 10 каналов генераторов кодовых последовательностей и
анализаторов BERT в 14-слотовом шасси AXIe
Встроенное и калиброванное внесение джиттера: случайный джиттер
(RJ), одно- или двухтональный периодический джиттер (PJ1 и PJ2),
синусоидальный джиттер (SJ), ограниченный некоррелированный
джиттер (BUJ), синусоидальные помехи в синфазном и
дифференциальном режимах, тактовый сигнал с распределенным
спектром (модуляция сигналами треугольной и произвольной формы)
и джиттер тактового сигнала половинной частоты (clk/2)
Синхронизация тактового сигнала между всеми модулями
Настраиваемая схема положительной и отрицательной коррекции
предыскажений, использующая КИХ-фильтр с 8 коэффициентами
Встроенный джиттер, коррекция предыскажений и настраиваемая
межсимвольная интерференция (ISI) для каждого канала индивидуально
Интерактивная система обучения и контроля состояния канала
(LTSSM) для PCI Express
®
Индивидуально настраиваемые задержки каналов генераторов и
кодовые последовательности
Встроенная схема восстановления тактового сигнала и коррекция
последовательных данных
Возможность модернизации модулей и опций
Многоканальный BERT M8030A компании Keysight Technologies, Inc.
обеспечивает техническое решение для тестирования коэффициента
битовых ошибок (BER), когда требуется использовать более четырёх
каналов. Он поддерживает до 10 каналов генераторов кодовых
последовательностей и до 10 каналов анализаторов для решения
задач, требующих проведения многоканального тестирования. Это
необходимо, например, при тестировании устройств с интерфейсом
PCIe
®
, пассивных оптических сетей (PON), а также при разработке
автоматизированных испытательных систем (АИС).
В результате всё возрастающей сложности устройств и повышения
скорости передачи данных тестирование становится всё более
необходимым и сложным этапом разработки устройств. Чаще всего
при использовании одной линии достаточно провести тестирование
на низких скоростях передачи данных. Однако на более высоких
скоростях повышается вероятность возникновения перекрёстных
помех, поэтому проведение тестирования с использованием нескольких
линий, а также различных воздействующих и подавляемых сигналов
становится всё более важным. В тех случаях, когда многоканальные
измерения требуются для повышения производительности или
проведения тестирования в реальных условиях применения, M8030A
является идеальным инструментом.
Модули M8020A
Многоканальный BERT M8030A является 100%-совместимым с
существующими модулями J-BERT M8020A. Его способность
поддерживать модули M8041A и M8051A защищает инвестиции
пользователя в уже приобретённые модули. Кроме того,
поддерживается и встроенный контроллер в формате AXIe, который
удобно использовать вместе с модулями M8041A/51A для создания
интегрированных и очень компактных испытательных систем. Более
подробная информация о предлагаемых конфигурациях приведена в
разделе, содержащем руководство по комплектованию (Configuration
Guide), брошюры с техническими данными M8030A.
Области применения
Многоканальный BERT M8030A предназначен для инженеров,
которые решают задачи разработки и тестирования интегральных
схем, устройств, плат и систем с несколькими последовательными
портами ввода-вывода, обеспечивающими скорости передачи данных
до 16 Гбит/с, которые используются в различных сегментах
промышленности и взаимодействуют с компьютерными устройствами,
аппаратурой связи и другим оборудованием. Типовые области
применения включают:
многоканальное тестирование устройств с интерфейсом PCIe,
использующих несколько линий;
автоматизированные измерительные системы (АИС) для
тестирования устройств пассивных оптических сетей связи (PON)
(когда достаточно иметь небольшое число каналов);
реализация скоростей передачи данных, соответствующих
требованиям стандартов 40GBASE и 100GBASE, при совместном
использовании нескольких линий со скоростями передачи данных
4 и 10 Гбит/с
Информация для заказа
M8030A-BU1
1
Пакетная опция, включающая 14-слотовое шасси в формате
AXIe M9514A (1 шт.), встроенный контроллер с объёмом ОЗУ
16 Гбайт в формате AXIe M9536A (1 шт.) и предустановленные
лицензии на программное обеспечение
M8030A BU2 Пакетная опция, включающая 14-слотовое шасси в формате
AXIe M9514A (1 шт.). Требуется внешний ПК, подключаемый к
системному модулю в формате AXIe M9521A, расположенному в
M8030A, по шине PCIe
1. При использовании множества каналов для повышения скорости управления
рекомендуется использовать опцию M8030A-BU1 .
12
Keysight | Контрольно-измерительные решения 2016 - Каталог
Тестеры коэффициента битовых ошибок (BERT)
BERT последовательных шин до 32 и 17 Гбит/с N4960A
343
N4960A
N4951A
N4952A
N4980A
Компактное техническое решение для быстрого
тестирования BER по доступной цене
Для тестирования приёмопередатчиков стандартов 16x Fibre Channel
(16GFC), Infiniband FDR, Infiniband EDR, 100 G Ethernet ит.д. требуется
оборудование, способное работать на скоростях передачи данных по
меньшей мере 25 Гбит/с, обеспечивая точное определение соответствия
параметров строгим допускам. До сих пор такие системы были очень
дорогостоящими. Часто это приводило к тому, что несколько
разработчиков были вынуждены совместно использовать в лаборатории
один BERT последовательных шин, задерживая выполнение плана
определения параметров и разработки.
BERT последовательных шин до 32 и 17 Гбит/с N4960A компании
Keysight является доступной альтернативой для инженеров-
разработчиков на скоростях передачи данных до 32 Гбит/с.
Это компактное решение можно легко переносить в пределах
лаборатории или производственного участка. А его низкая цена,
составляющая только часть стоимости конкурирующих BERT для
стрессового тестирования, позволяет снабдить этим прибором каждое
рабочее место.
Встроенное программное обеспечение анализа
Поддержка обеих моделей N4960A включена в мультиприборное
программное обеспечение (ПО) BERT N4980А. ПО N4980А
обеспечивает интуитивно-понятный интерфейс пользователя, а также
возможность одно- или многоканального измерений BER с
неограниченным числом каналов. Простая установка позволяет начать
тестирование в течение нескольких секунд.
Опциональный пакет для тестирования на устойчивость к джиттеру (JTOL)
в составе ПО N4980A (Signal Integrity Studio) выполняет все необходимые
установки параметров и управляет одно- и многоканальными измерениями
при тестировании устройств с одной или несколькими линиями. С помощью
редактора шаблонов можно создавать шаблоны, соответствующие
критериям тестирования наиболее распространённых стандартов.
Тестирование приёмопередатчиков для сетей Fibre Channel
В данном типе сетей имеется три топологии: прямое соединение (точка-
точка), управляемая петля и коммутируемая связная архитектура.
Соединения между устройствами для оптимизации используют
приёмопередатчики. Например, в случае топологии коммутируемой связной
архитектуры, SFP+ (8 GFC и 16 GFC), XFP (10 Гбит) и SFP (≤ 4
Гбит) представляют собой типы приёмопередатчиков, которые
соединяют систему коммутации и различные устройства, такие как
устройства хранения данных и компьютерное оборудование. Типовые
кодовые последовательности, используемые для тестирования
устройств приёмопередачиков, включают ПСДП (PRBS), JSPAT и K28,
которые являются частью предварительно загруженной в BERT
последовательных шин N4960A библиотеки кодовых последовательностей.
Для сетей 16 GFC (14,025 Гбит) N4960A может выполнять измерения
BER и обеспечивать сигнал генератора кодовых последовательностей для
стрессового тестирования приёмников. Устройства сетей 16 GFC должны
быть тщательно протестированы на соответствие строгим допускам. N4960A
вместе с ПО BERT N498 можно также использовать при тестировании
на устойчивость к джиттеру для точного определения параметров.
Базовая конфигурация, использующая систему BERT до 17 Гбит/с,
показана ниже. N4951A-P17 и N4952A-E17 могут быть загружены
общеизвестными кодовыми последовательностями для стрессового
тестирования сетей 16 GFC. Кроме того, пользователь может
разработать собственную последовательность длиной до 8 Мбит и
загрузить её в N4951A-P17 и N4952A-E17.
Тестирование приёмопередатчиков сетей 16x Fibre Channel (16 GFC)
Доступность без компромиссов
Генератор кодовых последовательностей N4951A/B и выносные
головки детектора ошибок N4952A доступны для работы в двух
диапазонах: от 4 до 17 Гбит/с или от 5 до 32 Гбит/с без промежутков
или пропущенных значений скоростей передачи данных. Они
обеспечивают генерацию и тестирование с помощью кодовых
последовательностей на полных скоростях передачи данных
непосредственно, не требуя внешних мультиплексоров и согласования
задержек, часто используемых в других модульных системах BERT.
Точность воспроизведения сигнала в глазковой диаграмме
исключительно высока за счет использования специально
разработанных встроенных выходных усилителей. Выходные
параметры амплитуды, смещения и напряжения на нагрузке
устанавливаются пользователем.
Окно измерения при тестировании на устойчивость к джиттеру ПО
N4980A
Точные и стабильные испытания на устойчивость к джиттеру
Контроллер BERT последовательных шин N4960A содержит точно
откалиброванный источник синусоидального джиттера, обеспечивающий
большую величину девиации на низких частотах, и меньшую - на частотах
выше 200 МГц. Второй источник синусоидального джиттера плюс источник
случайного джиттера и тактовый сигнал с распределённым спектром
(SSC) могут быть добавлены при заказе опции - CJ1.
Типовая глазковая диаграмма на скорости передачи данных 14 Гбит/с
Компактная архитектура
Контроллер BERT последовательных шин N4960A - это платформа,
которая формирует основу тестера последовательных шин для
стрессового тестирования. Контроллер включает средства
прецизионной временной синхронизации и управления, необходимые
для выносного генератора кодовых последовательностей и головок
детектора ошибок.
Концепция выносных головок, в первый раз представленная в
многоканальном BERT N4965A, предполагает размещение генерации
кодовых последовательностей и детектирования ошибок вблизи
тестируемого устройства, исключая использование длинных кабелей,
ухудшающих качество сигнала. Это особенно важно на высоких
скоростях передачи данных.
Тестирование приёмопередатчиков сетей 16 х Fibre Channel (16 GFC)
12
Тестеры коэффициента битовых ошибок (BERT)
BERT последовательных шин до 32 и 17 Гбит/с N4960A (продолжение)
Keysight | Контрольно-измерительные решения 2016 - Каталог
344
Установка для тестирования приёмопередатчиков сетей 16 GFC
N4960A
Генератор кодовых
последовательностей
N4951A-P17
Детектор ошибок
N4952A-E17
Тестируемое
устройство
N4960A
N4951A
N4952A
N4980A
Технические характеристики контроллера N4960A
Автономный источник тактового сигнала и/или контроллер BERT
последовательных шин
Конфигурация выходов Синтезатор частот с3дифференциальными
тактового сигнала выходами: основной выход с джиттером (Jitter)
трессовое тестирование), задержанный выход
(Delay) и выход кратной частоты (Divided).
Выходы тактового генератора Jitter и Delay
используются совместно с головками генератора
кодовых последовательностей (PG) и детектора
ошибок (ED), соответственно. Скорость передачи
данных PG/ED - в два раза больше, чем частота
выходов тактового сигнала.
Диапазон частот От 1,5 до 16 ГГц (от 1,5 до 8,5 ГГц, если
подключён N4951A-P17, N4951B-H17/D17 или
N4952A-E17)
Выходы Основной выход с джиттером (Jitter)
трессовое тестирование), задержанный
выход (Delay) и выход кратной частоты (Divided)
Конфигурация выхода (все выходы) Дифференциальный
Диапазон амплитуды выходного От 300 мВ до 1,7 В(размах), несимметричный
тактового сигнала
Диапазон задержки От 0 до ±1000 UI
задержанного тактового сигнала
Коэффициент деления частоты ÷ 1, 2, 3,…, 99 999 999 (целочисленный делитель)
тактового сигнала
Внесение джиттера тактового сигнала
Синусоидальный (SJ1, SJ2) От 1 до 200 МГц, до 1UI
Случайный (RJ) До 75 мUI
Периодический (PJ) От 1 до 17 МГц, до 100 UI (до 62,5 кГц)
Для SJ2, RJ требуется опция –CJ1. Амплитуда любого воздействия (стресса),
возникающего на выходе Jitter тактового сигнала, расположенном на передней
панели, будет равна 1/2 от значения, возникающего в головке генератора
кодовых последовательностей N4951A/B. Изменение амплитуды воздействия
(стресса) на выходе Jitter тактового сигнала, расположенном на передней
панели, будет также приводить к изменению уровня на выходе генератора
кодовых последовательностей.
Тактовый сигнал с распределенным
спектром (SSC) (опция -CJ1)
Диапазон девиации От 0 до 1,0%
Диапазон частот модуляции От 1 Гц до 50 кГц
Форма сигнала модуляции Треугольная
Направление девиации Вниз от центра, вверх от центра или по обе
стороны от центра)
Технические характеристики головок генераторов кодовых
последовательностей
Диапазон скоростей От 4 до 17 Гбит/с (опции P17/H17/D17)
передачи данных От 5 до 32 Гбит/с (опции P32/H32/D32)
Выбор кодовой последовательности
ПСДП (PRBS) 2
n
– 1, n = 7, 9, 10, 11, 15, 23, 29, 31, 33, 35, 39,
41, 45, 47, 49, 51
K28.3, K28.5, K28.7, CJPAT, CJTPAT, CRPAT,
JSPAT, JTSPAT
Коэффициент деления частоты ÷ 2, ÷ 4, ÷ 8, ..., ÷ 64
тактового сигнала
Последовательность, Длина от 1 бита до 8 Мбит, программируемая
разработанная пользователем с помощью ПО N4980A
Конфигурация выхода данных Дифференциальный; может работать
в несимметричном режиме с неиспользуемым
выходом, нагруженным на 50 Ом,
связь по переменному току с внутренней
цепью подачи смещения
Амплитуда выходного Настраиваемая до 1 В(размах) в
сигнала данных несимметричном режиме (опция P17/32),
до 1,5 В(опция D17/D32), до 3 В(опция H17/H32)
Время нарастания (от 20 до 80%) 16 пс (тип.) (опции P17/P32/ D17/ D32),
12 пс (тип.) (опции H17/H32)
Коррекция предыскажений Опция D17/D32 имеет встроенную схему
коррекции предыскажений (5 коэффициентов)
Внесение джиттера
Синусоидальный (SJ1, SJ2) От 1 до 200 МГц, до 1UI
Случайный (RJ) До 50 мUI
Периодический (PJ) От 1 до 17 МГц, до 100 UI (до 62,5 кГц)
Для SJ2, RJ требуется контроллер N4960A
с опцией –CJ1.
Технические характеристики головок детекторов ошибок
Диапазон скоростей От 4 до 17 Гбит/с (опция E17)
передачи данных От 5 до 32 Гбит/с (опция E32)
Выбор кодовой последовательности
ПСДП (PRBS) 2
n
– 1, n = 7, 9, 10, 11, 15, 23, 29, 31, 33, 35, 39,
41, 45, 47, 49, 51
K28.3, K28.5, K28.7, CJPAT, CJTPAT, CRPAT,
JSPAT, JTSPAT
Коэффициент деления частоты ÷ 2, ÷ 4, ÷ 8, ..., ÷ 64
тактового сигнала
Последовательность, Длина от 1 бита до 8 Мбит, программируемая
разработанная пользователем с помощью ПО N4980A
Конфигурация выхода данных Дифференциальный; может работать
в несимметричном режиме с неиспользуемым
выходом, нагруженным на 50 Ом,
связь по переменному току с внутренней цепью
подачи смещения
Диапазон амплитудных значений От 100 мВ до 1 В(размах), несимметричныйi
входного сигнала данных
Диапазон значений задержки ± 2000 UI
входного сигнала данных
Виды измерений Мгновенное и накопленное значение BER, число
ошибок, число ошибочных “1” и “0”, потери
данных, потери синхронизации, значение
многоканального BER, зависимость BER от
задержки точки дискретизации (U-образная
кривая), тестирование на устойчивость к
джиттеру помощью ПО N4980A)
Структурная схема системы тестирования до 32 Гбит/с
USB или GPIB
Вход задержки тактового сигнала
Внешний вход
джиттера
Вход внешнего тактового сигнала
Вход опорного
сигнала 10 МГц
Выход опорного
сигнала 10 МГц
Опорный
сигнал
10 МГц
Синтезатор
от 2,5 до
16 ГГц
Модулятор
SSC
Задержка
Модулятор для
высокой девиации
Модулятор для
низкой девиации
Выход кратной частоты
Задержанный выход
Основной выход (с джиттером)
Петля фильтра RJ
2,5 - 16 ГГц
2,5 - 16 ГГц
10
10
5 - 32 ГГц
5 - 32 ГГц
N4951B N4952A
Информация для заказа
Опции контроллера N4960A
N4960A-CJ0 Стандартные возможности внесения джиттера (один источник
синусоидального джиттера)
N4960A-CJ1 Расширенные возможности внесения джиттера (второй источник
синусоидального джиттера плюс источник случайного джиттера и
тактовый сигнал с распределённым спектром (SSC))
Опции выносных головок
N4951A-P17 Генератор кодовых последовательностей, 17 Гбит/с
N4951A-P32 Генератор кодовых последовательностей, 32 Гбит/с
N4951B-H17 Генератор кодовых последовательностей, высокая амплитуда,
17 Гбит/с
N4951B-H32 Генератор кодовых последовательностей, высокая амплитуда,
32 Гбит/с
N4951B-D17 Генератор кодовых последовательностей, коррекция
предыскажений (5 коэффициентов), 17 Гбит/с
N4951B-D32 Генератор кодовых последовательностей, коррекция
предыскажений (5 коэффициентов), 32 Гбит/с
N4952A-E17 Детектор ошибок, 17 Гбит
N4952A-E32 Детектор ошибок, 32 Гбит
12
Keysight | Контрольно-измерительные решения 2016 - Каталог
Тестеры коэффициента битовых ошибок (BERT)
Многоканальный BERT до 12,5 Гбит/с N4965A
345
Многоканальный BERT до 12,5 ГбитN4965A компании Keysight
представляет собой модульную, многоканальную систему тестирования
целостности сигналов, которая идеально подходит для определения
параметров каналов последовательной передачи данных, использующих
несколько линий. Тестер коэффициента битовых ошибок (BERT)
формируется путём добавления дистанционно устанавливаемых головок.
Таким образом каждый из его 5 каналов может быть сконфигурирован
либо как генератор кодовых последовательностей, либо как детектор
ошибок. В качестве доступных кодовых последовательностей можно
использовать псевдослучайные двоичные последовательности (ПСДП)
различной длины, которые генерируется аппаратными средствам,
различные конфигурации тактовых сигналов и уровни напряжения
постоянного тока, соответствующие логическому “0” или логической “1”.
Все головки могут работать, используя дифференциальное или
несимметричное подключение сигналов. Выходные параметры головок
генераторов кодовых последовательностей и входные параметры
головок детекторов ошибок могут программироваться независимо, либо
вместе для дополнительного удобства. Предварительно заданные
установки параметров для наиболее распространённых семейств
логических схем упрощают подготовку к проведению измерений.
Основные свойства
Модульная архитектура поддерживает до 5 выносных головок
генераторов кодовых последовательностей или детекторов ошибок
Генераторы кодовых последовательностей включают встроенные
схемы коррекции предыскажений с двумя или четырьмя ответвлениями
Программируемые параметры выхода генератора кодовых
последовательностей/входа детектора ошибок
Тестер не влияет на джиттер
Уникальный метод, использующий свипирование фазовой задержки
генераторов кодовых последовательностей (“агрессоров”) при
тестировании чувствительности приёмников к перекрёстным помехам
Измерение BER, U-образной кривой, а также тестирование на
устойчивость к джиттеру с помощью N4980A
Возможность дистанционного управления по шинам USB или GPIB
Компактный размер
Технические характеристики контроллера многоканального BERT
(требуется источник внешнего тактового сигнала, например, синтезатор
тактового сигнала N4963A)
Диапазон скоростей От 1,0 до 12,5 Гбит
передачи данных
Диапазон задержки От 0 до ±1 000 UI
тактового сигнала (все каналы)
Свипирование задержки при 0, 1, 2, 4 UI (размах)
тестировании чувствительности к
перекрёстным помехам (все каналы)
Технические характеристики выносной головки генератора кодовых
последовательностей N4955A
Выбор кодовых последовательностей:
Коэффициент деления частоты ÷ N, где N = 2, 4 (опция -P12),
тактового сигнала ÷ N, где N = 2, 4, 8, 16, 32, 64 (опция -D12),
Диапазон амплитуды выходного От 0,2 до 2,0 В, несимметричныйпция -P12),
сигнала данных от 0,6 до 1,2 В, несимметричныйпция -D12)
Cхема коррекции предыскажений
2 коэффициента один посткурсор,
диапазон: от 0 до –20 дБ (опция -P12)
4 коэффициента один прекурсор, два посткурсорапция -D12),
диапазон:
прекурсор: от 0 до +8 дБ,
посткурсор 1: от 0 до –10 дБ,
посткурсор 2: от 0 до –8 дБ
Конфигурация выхода данных Дифференциальный; может работать
в несимметричном режиме с неиспользуемым
выходом, нагруженным на 50 Ом,
связь по переменному току с внутренней
цепью подачи смещения
Технические характеристики выносной головки детектора
ошибок N4956A
ПСДП (PRBS) 2
n
– 1, n = 7, 10, 15, 23, 31
Диапазон амплитудных значений От 100 мВ до 1 В(размах), несимметричныйi
входного сигнала данных
Диапазон значений задержки ± 1000 UI
входного сигнала данных
Конфигурация входа данных Дифференциальный; может работать
в несимметричном режиме с неиспользуемым
выходом, нагруженным на 50 Ом,
связь по переменному току с внутренней
цепью подачи смещения
Виды измерений Накопленное значение BER, число ошибок,
потери данных, потери синхронизации, значение
многоканального BER, зависимость BER от
задержки точки дискретизации (U-образная
кривая), тестирование на устойчивость к
джиттеру помощью ПО N4980A)
N4965A
N4967A
N4967A представляет собой приемлемый по цене и компактный
многоканальный модульный BERT последовательных шин для
определения параметров устройств, тестирования при проведении
НИОКР и использования в лабораториях в качестве прибора общего
назначения. N4967A состоит из следующих основных компонентов:
Генератор ПСДП (PRBS) до 44 Гбит/с N4974A
Демультиплексор тактового сигнала и данных до 44 Гбит/с N4968A
Многоканальный BERT до 12,5 Гбит/с N4965A
Мультиприборное программное обеспечение (ПО) BERT N4980А
Основные свойства
Внутренний тактовый генератор, обеспечивающий возможность
работы на скоростях передачи данных до 40 Гбит/с
Вход внешнего тактового сигнала половинной (Clock/2) частоты,
обеспечивающий возможность работы на скоростях передачи
данных от 22 до 44 Гбит/с
Истинная генерация ПСДП (PRBS) на максимальных скоростях
передачи данных
Поддержка дифференциальных или несимметричных входов и выходов
Полностью поддерживается ПО N4980A
Области применения
Определение параметров оптических приёмопередатчиков,
работающих на скоростях передачи данных до 44 Гбит/с и
соответствующих требованиям стандартов, таких как:
OTU OC-768/STM-256
100 Gb Ethernet
InfiniBand EDR
32 G Fibre Channel (32GFC)
Объединительные платы (скорость передачи данных до 40 Гбит/с),
активные оптические кабели
CFP
Информация для заказа
Опции контроллера N4965A
N4965A-CTR Контроллер многоканального BERT
Опции выносных головок:
N4955A-P12 Генератор кодовых последовательностей, коррекция
предыскажений (2 коэффициента), 12,5 Гбит/с
N4956A-D12 Генератор кодовых последовательностей, коррекция
предыскажений (4 коэффициента), 12,5 Гбит/с
N4955A-E12 Детектор ошибок, 12,5 Гбит/с
Многоканальный модульный BERT
последовательных шин до 40 Гвыб/с
12
Тестеры коэффициента битовых ошибок (BERT)
Решение для восстановления тактовых сигналов N4877A/N1075A и мультиплексор 2:1 N4876A
Keysight | Контрольно-измерительные решения 2016 - Каталог
346
BERT последовательных шин 3,125 Гбит/с N5980A компании Keysight
является идеальным прибором для ручных или автоматизированных
производственных испытаний устройств с электрическими и
оптическими каналами, работающих на скоростях передачи данных от
125 Мбит/с до 3,125 Гбит/с. Он перекрывает все наиболее часто
используемые скорости передачи данных.
Стандартный соединитель (SFP) для оптических модулей
Прибор имеет стандартный соединитель типа SFP озетка). Это
позволяет подключать все другие типы оптических модулей, выбранные
пользователем (например, для многомодового/одномодового волокна
с длинами волн 850, 1310 и 1550 нм).
Технические характеристики
Скорости передачи данных
Fast Ethernet: 125 Мбит/с; OC-3: 155,52 Мбит/c; OC-12: 622,08 Мбит/c;
OC-48: 2,48832 Гбит/c; OC-48 с FEC: 2,66606 Гбит/c;
1 x FC: 1,0625 Гбит/c; 2 x FC: 2,125 Гбит/c;
1 x Gb Ethernet: 1,25 Гбит/c; XAUI: 3,125 Гбит/c
Погрешность: ±50 х 10
-6
Генератор кодовых последовательностей
ПСДП (PRBS): 2
7
– 1, 2
15
– 1, 2
23
– 1, 2
31
– 1
Кодовая последовательность данных: K28.5
Последовательность тактовых импульсов: скорость передачи
данных, делённая на n, где n=2, 4, 8, 10, 16, 20
Кодовая последовательность может быть индивидуально
настроена для электрического и оптического выходов генератора.
Внесение ошибок
Внесение ошибок с фиксированной частотой появления для
электрического и оптического каналов
Фиксированные значения частоты появления ошибок, выражаемые
как 1 ошибка на 10
n
бит, где n=3, 4, 5, 6, 7, 8, 9
Внесение одной ошибки
Для электрического и оптического выходов генератора могут быть
установлены различные значения частоты появления ошибок
Электрический выход генератора кодовых последовательностей
На передней панели имеется дифференциальный электрический выход
Амплитуда выходного сигнала
ECL (ЭСЛ): 850 мВ (размах) (тип.), несимметричный/
1700 мВ (размах), (тип.), дифференциальный
LVDS: 400 мВ (размах), (тип.), несимметричный/
800 мВ (размах), (тип.), дифференциальный
Джиттер: 0,05 UI (тип.) для OC-12, 0,08 UI (тип.) для GbE,
0,15 UI (тип.) для OC-48
Оптический выход генератора кодовых последовательностей
Стандартный соединитель типа SFP; минимальное число циклов
соединения/рассоединения: 200
N4877A
N1075A
N4876A
N5980A
N4877A/N1075A: решение для восстановления
тактовых сигналов электрических и оптических
каналов
Непрерывная (без разбиения на диапазоны) настройка от 50 Мбит
до 32 Гбит/с
Ультранизкий уровень собственного джиттера: < 100 фс СКЗ
Образцовая система ФАПЧ с настраиваемой шириной полосы
пропускания от 30 кГц до 20 МГц для конфигурируемых испытаний
на соответствие стандартам
Анализ ширины полосы пропускания системы ФАПЧ/передачи
джиттера и спектра фазового шума/джиттера
Как тестерам коэффициента битовых ошибок (BERT), так и анализаторам
сигналов цифровой связи (DCA) требуется тактовый сигнал для
синхронизации измерительной системы с входным потоком данных. Если
необходимый синхронизирующий сигналигнал запуска недоступен,
общепринятым решением является выделение тактового сигнала из
измеряемых данных. Модуль восстановления тактового сигнала 83496B
для 86100D и автономный измерительный прибор для восстановления
тактового сигнала N4877A/N1070A обеспечивают идеальные технические
характеристики для анализа сигналов и тестирования BER.
Они способны выделять тактовые сигналы из сигналов, использующих
метод кодирования без возврата к нулю (NRZ), со скоростями передачи
данных от 50 Мбит до 32 Гбит. С учётом того, что уровень собственного
джиттера не превышает 100 фс СКЗ, остаточный джиттер выходного
тактового сигнала является пренебрежимо малым, что позволяет проводить
точные измерения очень низких уровней джиттера сигнала и больших
запасов при тестировании приёмников на устройчивость к джиттеру.
83496B работает на скоростях передачи данных от 50 Мбит/с до
14,2 Гбит/с и может быть сконфигурирован как для оптических, так
и и электрических каналов
N4877A и N1070A работают на скоростях передачи данных от 50 Мбит
до 32 Гбит/с и имеют выходы тактового сигнала, дополнительного
тактового сигнала и демультиплексированных данных
N4877A работает с электрическими сигналами, а N1070 добавляет
блок оптической развязки/преобразователя, позволяющий
проводить анализ как оптических, так и электрических сигналов
Анализ системы ФАПЧ и спектра джиттера
Используйте программное обеспечение 86100DU-400 для быстрых,
точных и повторяющихся измерений ширины полосы пропускания
системы ФАПЧ/передачи джиттера. Если использовать прецизионный
источник джиттера 83496B, то N4877 и N1070A можно сконфигурировать
в качестве приёмника джиттера для создания системы тестирования
ширины полосы пропускания системы ФАПЧ по методу стимул/отклик.
Технические характеристики
Скорость передачи данных: от 50 Мбит/c до 32 Гбит/с, непрерывно
настраиваемая
Перестраиваемая ширина полосы пропускания петли системы
ФАПЧ: до 20 МГц
Оптические входы: MMF - до 16 Гбит/с, SMF - до 32 Гбит/с
Остаточный джиттер: < 100 фс СКЗ
Демультиплексированные данные (выходы могут меняться местами)
Коэффициент деления восстановленного тактового сигнала: 1, 2, 4
Чувствительность по входу: 25 мВ, дифференциальный сигнал, 50 Ом
Входные соединители: 2,4 мм (розетка)
Выходной соединитель демультиплексированных данных: SMA (розетка)
Комплект фазосогласованных кабелей N1027A-MC1
Этот комплект содержит специально согласованные кабели, которые
минимизируют задержки между тактовыми сигналами и сигналами
данных и обеспечивают точные измерения параметров джиттера при
использовании с внешним модулем восстановления тактового сигнала
N4877A. N1027A-MC1 работает с 86100D с опцией PTB, N4877A и N1045A.
N4876A Мультиплексор 2:1 со скоростью
передачи данных 28,4 Гбит/с
Увеличение скорости передачи данных генератора кодовых
последовательностей до 28,4 Гбит/c
Мультиплексор не влияет на джиттер
Работа через интерфейс пользователя J-BERT или в автономном режиме
Технические характеристики
Скорость передачи данных на выходе мультиплексора: от 1,25 до
27,0 Гбит/с (28,4 Гбит/с c J-BERT N4903B с опцией D14)
Амплитуда выходного сигнала: от 0,05 до 1,800 Ввокне от –2 до +3 В
Собственный джиттер: 1 пс СКЗ (тип.) для тактовых сигналов
Время нарастания: 10 пс (тип.) (от 20 до 80% ),
настройка точки пересечения: от 20 до 80%
Джиттер тактового сигнала половинной частоты:
чётные биты от 45 до 55% короче/длиннее, чем нечётные биты
Выход: дифференциальный или несимметричный, 50 Ом
BERT последовательных шин до 3,125 Гбит N5980A